BEZBEDNO STARTOVANJE CENTRALNOG PROCESORSKOG MODULA ZA TELEZAŠTITNI TERMINAL

UPRAVLJANJE I TELEKOMUNIKACIJE U ELEKTROENERGETSKOM SISTEMU / 20. simpozijum CIGRE Srbija (96-103)

AUTOR(I) / AUTHOR(S): Milenko Kabović, Jovana Novaković, Anka Kabović, Vladimir Čelebić, Iva Salom

E-ADRESA / E-MAIL: milenko.kabovic@pupin.rs

Download Full Pdf   

DOI: 10.46793/CIGRE20S.096K

SAŽETAK / ABSTRACT:

U radu je dat kratak opis procesorskog modula telezaštitnog terminala zasnovanog na Xilinx Zynq 7000 komponenti. Razmatrane su osnovne mogućnosti bezbednog startovanja jednog takvog procesorskog sistema, kao i koraci kojima se obezbeđuje integritet i autentičnost instalacije, kako bi uređaj radio ispravno i bezbedno. Opisane su mogućnosti koje sa tog aspekta pruža sama komponenta, kao i dodatne mogućnosti za povećanje bezbednog startovanja procesorskog sistema.

KLJUČNE REČI / KEYWORDS:

telezaštita, bezbedno startovanje, Zynq 7000

LITERATURA / REFERENCES:

  • Ed Peterson: „Secure Boot of Zynq-7000 SoC“, XILINX XAPP1175 (v2.2), 2021.
  • Nisha Jacob et al.: „How to Break Secure Boot on FPGA SoCs Through Malicious Hardware“, CHES 2017.
  • Zynq-7000 SoC Technical Reference Manual, XILINX, UG585 (v1.13) April 2, 2021.
  • Ali Shuja Siddiqui, Yutian Gui, Fareena Saqib: „Secure Boot for Reconfigurable Archiectures“, Cryptography Journal, September 2020.
    Unterstein, F., Jacob, N., Hanley, N. et al. SCA secure and updatable crypto engines for FPGA SoC bitstream decryption: extended version. J Cryptogr Eng 11, 257–272 (2021).
  • Ed Peterson: „Leveraging Asymmetric Authentication to Enhance Security-Critical Applications Using Zynq-7000 All Programmable SoCs”, WP468 (v1.0) October 20, 2015.
  • Swarup Bhunia et al.:“ Fundamentals of IP and SoC Security: Design, Verification, and Debug“, Springer, 2017.