IEEESTEC 17TH (2024), (pp. 317–319)
АУТОР / AUTHOR(S): Aleksandar Đorđević
DOI: 10.46793/IEEESTEC17.317DJ
САЖЕТАК / ABSTRACT:
Predmet istraživanja ovog rada je sagledavanje detaljnog prikaza projektovanja i simulacije CMOS invertora. Proces projektovanja CMOS invertora uključuje detaljnu izradu layouta (u daljem tekstu lejauta) komponenti u specijalizovanim alatima. GLADE (Graphical Layout and Design Environment) je jedan od takvih alata otvorenog koda koji omogućava inženjerima da stvore lejaute elektronskih komponenti. Nakon što je projekat završen u GLADE-u, sledeći korak je testiranje komponente u simulacionom alatu kao što je LTspice.
КЉУЧНЕ РЕЧИ / KEYWORDS:
CMOS invertor, IC layout, GLADE
ЛИТЕРАТУРА/ REFERENCES:
- Sedra, K. Smith, „Microelectronic Circuits“, Oxford University Press, New York, 2015.
- Prijić, D. Danković, Z. Prijić, „Uvod u poluprovodničke komponente i njihovu primenu“, Elektronski fakultet Niš, 2020.
- GLADE, Peardrop Design Systems. Dostupno na: https://peardrop.co.uk/
- Dostupno na: https://www.analog.com/en/resources/design-tools-andcalculators/ltspice-simulator.html
- Prijić, M. Marjanović, „Praktikum za vežbe na računaru iz predmeta Poluprovodničke komponente“, Elektronski fakultet Niš, 2024. Dostupno na: https://mikro.elfak.ni.ac.rs/wpcontent/uploads/Praktikum_vezbe_rac_2024.pdf
- Pravila projektovanja za tehnološki proces SN05. Dostupno na: https://khan.engr.uconn.edu/courses/ece3421_s13/SN05_Rules.pdf
- Paunović, M. Marjanović, Literatura za predmet Tehnologije mikrosistema, Elektronski fakultet Niš, 2024. Dostupno na: https://mikro.elfak.ni.ac.rs/predmeti/tehnologije-mikrosistema/